Wave Technology(WTI) | 半導体周辺回路とその応用製品の開発・設計会社

WTIは技術者不足を解決する「開発設計促進業」です

#069 EMI対策 ~キャパシタの共振4~

今回も引き続き、キャパシタの共振のお話です。

前回は並列に2個接続したキャパシタの合成インピーダンスを求め、グラフ化する計算ツールを作った。(#067 EMI対策 ~キャパシタの共振2~#068 EMI対策 ~キャパシタの共振3~ 参照)
今回はこの計算ツールを使って、反共振インピーダンスの抑制や低インピーダンス化の検討をしてみよう。
●検討1
Z1のキャパシタを0.1μFで固定し、Z2のキャパシタC2を変化させたときのインピーダンスを調べてみよう。 0.1μFとC2のESL(0.3nH)とESR(0.02Ω)は同じ値にして計算するのじゃ。

続きを読む

#067 EMI対策 ~キャパシタの共振2~

今回は引き続きキャパシタの共振のお話です。

前回はキャパシタ1個のインピーダンスを求め、インピーダンスの周波数特性を確認した。
今回はキャパシタ2個を並列に接続したときの合成インピーダンスZを求めて、前回同様に周波数特性を確認してみよう。
なみりん、さっそくZ1、Z2とZのインピーダンスを求めてくれないか。

続きを読む

#066 EMI対策 ~キャパシタの共振1~

今回からキャパシタの共振のお話です。

キャパシタを等価回路で表現すると、容量(C)だけではなく、等価直列インダクタンス(ESL)と等価直列抵抗(ESR)で表すことができる。
なみりんよ、実際にインピーダンスを表現してみようと思うのじゃが、キャパシタのインピーダンスZはどのように表現できるかね?

続きを読む

#065 EMI対策 ~伝送線路6(ダンピング抵抗2)~

前回に引き続き、ダンピング抵抗のお話です。

前回はドライバの出力側にダンピング抵抗Rd:56Ωを追加することで、レシーバ入力端のオーバーシュートを抑制できることを確認した。今回は、ダンピング抵抗Rd:56Ωを追加したことによるアンダーシュートの抑制をBergeron図で確認してみよう。

続きを読む

#064 EMI対策 ~伝送線路6(ダンピング抵抗1)~

今回は、ダンピング抵抗のお話です。

前回はレシーバ入力端のオーバーシュートとアンダーシュートを抑制するために、ドライバ出力側にダンピング抵抗を追加する方法を話した。今回は、ダンピング抵抗を追加したときの回路図、立上り時の格子線図と、ドライバ側とレシーバ側の電圧の時間的変化を図で示そう。

続きを読む

 © 2005 Wave Technology Inc.